首页 >  仪器仪表 >  数字信号信号完整性测试执行标准

数字信号信号完整性测试执行标准

关键词: 数字信号信号完整性测试执行标准 信号完整性测试

2026.05.09

文章来源:

信号完整性分析数据中心利用发射系统和接收系统之间的通道,可以准确有效地传递有价值的信息。如果通道性能不佳,就可能会导致信号完整性问题,并且影响所传数据的正确解读。因此,在开发通道设备和互连产品时,确保高度的信号完整性非常关键。测试、识别和解决导致设备信号完整性问题的根源,就成了工程师面临的巨大挑战。本文介绍了一些仿真和测量建议,旨在帮助您设计出具有优异信号完整性的设备。处理器(CPU)可将信息发送到发光二极管显示器,它是一个典型的数字通信通道示例。该通道—CPU与显示器之间的所有介质—包括互连设备,例如显卡、线缆和板载视频处理器。每台设备以及它们在通道中的连接都会干扰CPU的数据传输。信号完整性问题可能包括串扰、时延、振铃和电磁干扰。尽早解决信号完整性问题,可以让您开发出可靠性更高的高性能的产品,也有助于降低成本。克劳德实验室提供信号完整性测试软件报告;数字信号信号完整性测试执行标准

数字信号信号完整性测试执行标准,信号完整性测试

转换成频域的TDR/TDT响应:回波损耗/插入损耗。蓝线是参考直通的插入损耗。当然,如果有一个完美直通的话,每个频率分量将无衰减传播,接收的信号幅度与入射信号的幅度相同。插入损耗的幅度始终为1,用分贝表示的话,就是0分贝。这个损耗在整个20GHz的频率范围内都是平坦的。黄线始于低频率下的约-30分贝,是同一传输线的回波损耗,即频域中的S11。绿线是此传输线的插入损耗,或S21。这个屏幕只显示了S参数的幅度,相位信息是有的,但没有显示的必要。回波损耗始于相对较低的值,接近-30分贝,然后向上爬升到达-10分贝范围,约超过12GHz。这个值是对此传输线的阻抗失配和两端的50欧姆连接的衡量。插入损耗具有直接有用的信息。在高速串行链路中,发射机和接收机共同工作,以发射并接收高比特率信号。在简单的CMOS驱动器中,一个显示误码率之前可能可以接受-3分贝的插入损耗。对于简单的SerDes芯片而言,可以接受-10分贝的插入损耗,而对于先进的高级SerDes芯片而言,则可以接受-20分贝。如果我们知道特定的SerDes技术可接受的插入损耗,那就可以直接从屏幕上测量互连能提供的比较大比特率。广东信号完整性测试联系方式克劳德实验室提供信号完整性测试解决方案;

数字信号信号完整性测试执行标准,信号完整性测试

ADC位数和小分辨率模数转换器(ADC)是确保示波器自身信号完整性的关键技术。ADC位数与示波器的分辨率成正比。理论上讲,10位ADC示波器的分辨率比8位ADC示波器高4倍。同理,12位ADC示波器相对于10位ADC示波器也是如此。图2以10位ADCInfiniiumS系列示波器为例,实际验证了上述结论。

多数示波器都是采用8位ADC,而S系列示波器采用的是40GSa/s10位ADC,分辨率提升了四倍。分辨率是指由示波器中的模数转换器(ADC)所决定的小量化电平。8位ADC可将模拟输入信号编码为28=256个电平,即量化电平或Q电平。ADC在示波器量程内工作,因此在电流和电压测量中,量化电平的步长与示波器的量程设置有关。如果垂直设置为100mV/格,则量程等于800mV(8格x100mV/格),量级电平分辨率就是3.125mV(即,800mV除以256个量化电平)。

2.5 识别导致过多损耗的设计特征由于测得的 TDR/TDT 数据能直接从 TDR 仪器快速、轻松地导入建模工具,从而帮助我们找出意外或异常行为的根本原因,因此调试时间有时能从几天缩短到几分钟。图 33 所示为三种结构测得的 TDT 响应。顶端的水平线是从参考直通测得的插入损耗,可以看到当互连基本上为透明时,响应非常平。这种测量直接反映了仪器的能力。

均匀线(被测件1)和作为差分对一部分的均匀线(被测件2)上测得的插入损耗。从上往下的第二条线就是前文中所见的8英寸单端微带线的插入损耗。第三条线是另一条九英寸长均匀微带传输线测得的插入损耗。然而,该传输线的插入损耗上有一个约6GHz的波谷。这个波谷极大地限制了互连的可用带宽。排前条传输线的-10分贝带宽约为12GHz,而第二条线的-10分贝带宽约为4GHz。这表示可用带宽降低了三分之二。如需优化互连设计,首先要着手的是了解这个波谷从何而来。是什么原因导致了这个波谷? 什么事信号完整性测试.

数字信号信号完整性测试执行标准,信号完整性测试

校正滤波器有些示波器的频率响应完全是由其模拟前端滤波器决定的;另一些示波器的频响则是由模拟前端和实时校正滤波器共同决定。实时校正滤波器通常是用硬件DSP实现的,并且会针对不同示波器家族略有调整,目的是保证幅度和相位响应是平坦的。由于不存在完美的模拟前端滤波器,所以将实时校正滤波器与模拟前端滤波器的组合使用,示波器的幅度和频率相位响应更加平坦。在业内,较高质量的示波器一定会使用校正滤波器配合模拟前端滤波器,以保证频响的平坦度。频率响应的形状通常借助其滚降特征来体现。砖墙式频响受青睐,这是因为该频响对带外噪声抑制力强。需要注意一种极端情况,即被测信号的边沿速度很快,超过了示波器带宽的测量能力时,砖墙式频响测得的波形有可能伴有轻微的欠冲和过冲现象。使用高斯频响的示波器来测量,显示的振铃会小很多,但缺点是带外噪声较大。克劳德实验室数字信号完整性测试进行抖动分析;浙江信号完整性测试工厂直销

克劳德信号完整性测试设备;数字信号信号完整性测试执行标准

信号校准服务默认情况下,当矢量网络分析仪(VNA)开启时,其参考平面位于前面板。将电缆连接到被测设备时,校准参考必须使用短路-开路-负载-直通法(SOLT)、直通反射线或直通反射匹配参考结构。SOLT是常见的方法。电缆可以直接连接到DUT或夹具。夹具安装在电缆和DUT之间,有助于兼容不同类型的连接器,例如HDMI、显示端口、串行ATA和PCIExpress。在本示例中,校准参考面包括电缆,而去嵌入参考面包括夹具。将校准误差校正和去嵌入相结合时,必须包括通道中与DUT的所有互连。连接DUT后,您就可以进行测量,并执行测量后(去嵌入)误差校正。数字信号信号完整性测试执行标准

点击查看全文
推荐文章